close

pexels-rodnae-productions-5542905.jpg

 

工作至今 也即將兩年
依然是個 類比電路菜雞
很多都想不通
但慶幸的 是還有幾個小心得

從學校剛進公司
除了電路設計方向不同 考量不同
更容易犯的錯 會是『見樹不見林』的錯

舉例來說 會被矩陣式排列的電路
我們通常只會抓單一的一個子電路
來做電路特性的模擬
模擬電路難免會有可容忍的干擾
通常看到會選擇忽略
而此時 就是會犯錯的那一刻
其實在矩陣排列後 干擾會被放很大
因此會成為必須要解決的問題

再來 電腦模擬與現實測試的連結
一個實際的產品會經過許多測試
但是測試不見得會證明你的電腦模擬
因此了解實際需要的測試
再去設計應做的電腦模擬
會是一件重要的事
否則你再怎麼與電腦模擬上成功
也無法實現在實際上

還有 做底層小電路時
有時會有一些疏漏出現
但其實那是因為
會在上層電路結構 來做補充解決

以上三點 分享我所見到的例子
多花費一些時間 看見事情的全貌
盡量避免 見樹不見林 的事件發生

 

#### 延伸閱讀 ####

類比IC工程師的murmur 20201101

 

類比IC工程師的murmur 20201023

 

類比IC工程師的murmur 20201007

arrow
arrow

    彼得先生 發表在 痞客邦 留言(1) 人氣()